Techniques algorithmiques SAT pour la Vérification Formelle
Samuel Dellacherie (AerieLogic)La vérification formelle (encore appelée “model-checking” ou “property checking”) regroupe les techniques algorithmiques permettant de vérifier de manière exhaustive les fonctionnalités d’un logiciel ou d’un circuit électronique. Parmis les nombreux algorithmes développés ces 20 dernières années, les techniques SAT ont acquis une place de choix de par leur capacité à résoudre des problèmes de grande taille tout en ayant un niveau d’automatisation élevé.
Nous commencerons notre présentation par une introduction à la vérification formelle en milieu industriel. Ensuite, après un bref tour d’horizon des techniques algorithmiques existantes, nous développerons plus en détails les techniques SAT: ses principes de base ainsi que son utilisation en preuve bornée et en preuve non bornée.